h1_key

當(dāng)前位置:首頁(yè) >新聞資訊 > 技術(shù)文章>江蘇長(zhǎng)電/長(zhǎng)晶>詳解SiP技術(shù)的生態(tài)系統(tǒng)(二)
詳解SiP技術(shù)的生態(tài)系統(tǒng)(二)
2023-01-14 595次

  在前文中,大家了解了詳解SiP 技術(shù)的生態(tài)系統(tǒng)(二)——雙面塑模成型技術(shù)。今天為大家?guī)?lái)第二講,聊一聊系統(tǒng)級(jí)封裝技術(shù)的第二駕創(chuàng)新馬車——電磁干擾屏蔽技術(shù)(EMI Shielding Technology)。

  由于高密度線路和各種材料的封裝材料廣泛應(yīng)用于系統(tǒng)級(jí)封裝本身的制造過(guò)程中,芯片與各種功能設(shè)備之間的合作也需要考慮,封裝結(jié)構(gòu)復(fù)雜,因此電路元件之間會(huì)出現(xiàn)干擾信號(hào)問(wèn)題。為了解決這個(gè)問(wèn)題,長(zhǎng)電科技目前有一系列高效干擾信號(hào)屏蔽技術(shù)方案,導(dǎo)入量產(chǎn)。

  下圖所示為一例由長(zhǎng)電科技成功導(dǎo)入規(guī)模量產(chǎn)的高效電磁干擾屏蔽 SiP 射頻前端模塊產(chǎn)品。


詳解SiP技術(shù)的生態(tài)系統(tǒng)(二)


  在電磁干擾屏蔽材料(EMI Shielding Materials)方面,一場(chǎng)技術(shù)創(chuàng)新的盛宴正在全球上演。無(wú)論是傳統(tǒng)材料巨頭如杜邦、漢高、信越化學(xué)、東洋油墨等,還是新晉 EMI 屏蔽材料先鋒如 Ntrium 等,都爭(zhēng)相推出質(zhì)量更可靠、效果更全面、價(jià)格更實(shí)惠的全新產(chǎn)品及流程方案。

  對(duì)于絕大多數(shù)倒裝型(Flip Chip)系統(tǒng)級(jí)封裝產(chǎn)品來(lái)說(shuō),單芯(Per Die)的平均功率范圍一般在 1W 到 15W 之間,因此在地散熱能力(Local Thermal Conductivity)是檢驗(yàn) SiP 系統(tǒng)整體性能的關(guān)鍵一環(huán)。

  目前可用來(lái)提升散熱性能的技術(shù)方案有以下幾種:芯片背面外露技術(shù)、高導(dǎo)熱塑封材料技術(shù)、芯片背面金屬板裝技術(shù)(例如 Heat Sink)、基板金屬內(nèi)層加厚技術(shù)以及芯片背面金屬化技術(shù)(Backside Metallization Technology)。

  長(zhǎng)電科技的工程驗(yàn)證結(jié)果表明,與其他方案相比,芯片背面金屬化技術(shù)更適用于加強(qiáng)低、中功率范圍的倒裝型結(jié)構(gòu)的導(dǎo)熱性,同等成本條件下,散熱效果的裕值可達(dá)到 25%,可謂立竿見(jiàn)影。而電磁干擾屏蔽材料的背面金屬化技術(shù)同樣可以用于芯片背面金屬化。

  如下圖所示,長(zhǎng)電科技已獲得該技術(shù)方案的數(shù)項(xiàng)發(fā)明專利。



詳解SiP技術(shù)的生態(tài)系統(tǒng)(二)


  從材料到工藝,從技術(shù)到方案,長(zhǎng)電科技對(duì)于創(chuàng)新的不斷追求促成了其在電磁干擾屏蔽技術(shù)領(lǐng)域強(qiáng)大的技術(shù)實(shí)力與全面的產(chǎn)品覆蓋。系統(tǒng)級(jí)封裝(SiP)技術(shù)作為目前火熱的封裝技術(shù)領(lǐng)域,在長(zhǎng)電科技強(qiáng)大 EMI 技術(shù)的加持之下,能夠有效地完成對(duì)潛在電磁干擾的屏蔽,滿足全球市場(chǎng)需求。

  • 長(zhǎng)電科技面向5G射頻功放推出的高密度異構(gòu)集成SiP解決方案
  • 長(zhǎng)電科技面向5G射頻功放打造的高密度異構(gòu)集成SiP解決方案,具備高密度集成、高良品率等顯著優(yōu)勢(shì)。●該方案通過(guò)工藝流程優(yōu)化、輔助治具和設(shè)備升級(jí)等措施,將模組密度提升至上一代產(chǎn)品的1.5倍?!裨摲桨覆捎玫谋趁娼饘倩夹g(shù)有效提高模組的EMI屏蔽;并使用激光輔助鍵合來(lái)克服傳統(tǒng)的回流鍵合問(wèn)題。
    2023-06-20 541次
  • 長(zhǎng)電科技晶圓級(jí)封裝與傳統(tǒng)封裝有哪些不同?
  • 相比焊線封裝,晶圓級(jí)封裝省去了導(dǎo)線和基板,從而實(shí)現(xiàn)了更小的芯片面積和更高的封測(cè)效率。每顆芯片也因此獲得更優(yōu)的電熱性能和更低的成本優(yōu)勢(shì)。
    2023-01-14 839次
  • 長(zhǎng)電科技多芯片堆疊封裝技術(shù)(下)
  • 在上期長(zhǎng)電科技多芯片堆疊封裝技術(shù)(上)中,對(duì)長(zhǎng)電科技了解了多芯片堆疊封裝技術(shù)的優(yōu)勢(shì),以及芯片減薄、切割等多芯片堆疊封裝的關(guān)鍵工藝。本期繼續(xù)向您介紹芯片貼合等關(guān)鍵工藝,以及多芯片堆疊工藝的控制等內(nèi)容。
    2023-01-14 660次
  • 長(zhǎng)電科技多芯片堆疊封裝技術(shù)(上)
  • 多芯片堆疊封裝關(guān)鍵工藝?之芯片減薄、切割研磨后切割 主要針對(duì)較厚的芯片(厚度需求>60um),屬于較傳統(tǒng)的封裝工藝,成熟穩(wěn)定。晶圓在貼上保護(hù)膜后進(jìn)行減薄作業(yè),再使用刀片切割將芯片分開(kāi)。適用于大多數(shù)的封裝。
    2023-01-14 1004次
  • 長(zhǎng)電科技4納米芯片封裝技術(shù)
  • 長(zhǎng)電科技公司在先進(jìn)封測(cè)技術(shù)領(lǐng)域又取得新的突破,實(shí)現(xiàn)4納米(nm)工藝制程手機(jī)芯片的封裝,以及CPU、GPU和射頻芯片的集成封裝。4納米芯片是5納米之后、3納米之前,先進(jìn)的硅節(jié)點(diǎn)技術(shù),也是導(dǎo)入小芯片(Chiplet)封裝的一部分。
    2023-01-14 660次

    萬(wàn)聯(lián)芯微信公眾號(hào)

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺(tái)
    關(guān)注公眾號(hào),優(yōu)惠活動(dòng)早知道!
    10s
    溫馨提示:
    訂單商品問(wèn)題請(qǐng)移至我的售后服務(wù)提交售后申請(qǐng),其他需投訴問(wèn)題可移至我的投訴提交,我們將在第一時(shí)間給您答復(fù)
    返回頂部