h1_key

當(dāng)前位置:首頁 >新聞資訊 > 技術(shù)文章>江蘇長電/長晶>長電科技“小芯片”Chiplet高密度集成技術(shù)
長電科技“小芯片”Chiplet高密度集成技術(shù)
2023-01-14 748次

  Chiplet通過把不同芯片的能力模塊化,利用新的設(shè)計、互聯(lián)、封裝等技術(shù),在一個封裝的產(chǎn)品中使用來自不同技術(shù)、不同制程甚至不同工廠的芯片。高性能計算、人工智能、汽車電子、醫(yī)療、通信等市場上“火熱”的應(yīng)用場景中都有Chiplet高密度集成推動的解決方案。


長電科技“小芯片”Chiplet高密度集成技術(shù)


  從半導(dǎo)體市場來看,新興終端產(chǎn)品應(yīng)用方面的需求越來越復(fù)雜和多元化。當(dāng)前AR、VR、云端、自動駕駛、人工智能等衍生出新的需求,例如:追求更高性能、更高傳輸速率、更高頻寬等,這對先進(jìn)制程下的芯片設(shè)計帶來諸多挑戰(zhàn)。


  長電科技專家認(rèn)為,挑戰(zhàn)主要來自以下幾方面:

  一是隨著芯片晶體管數(shù)量暴增,芯片的面積變大,造成芯片良率降低;

  二是隨著半導(dǎo)體工藝進(jìn)步,芯片設(shè)計難度和復(fù)雜度也在增加,帶來芯片開發(fā)成本的增加;

  此外,多芯片的集成,不良率增加,也帶來wafer成本的進(jìn)一步增加等。


  延續(xù)摩爾定律:

  異構(gòu)集成“小芯片”實現(xiàn)“大效益”

  長電科技專家認(rèn)為,Chiplet是集成電路微系統(tǒng)集成進(jìn)程中的一條普通而必然的路徑,Chiplet最大的應(yīng)用場合是“需要”采用異構(gòu)集成的場合,從原理看,Chiplet通過將復(fù)雜芯片的不同功能分區(qū),采用不同制程工藝生產(chǎn)單獨(dú)裸片(Die),再使用先進(jìn)封裝互連技術(shù)整合在一起。


長電科技“小芯片”Chiplet高密度集成技術(shù)


  Chiplet也是一個系統(tǒng)工程,涉及到芯片設(shè)計、晶圓制造、封裝、測試等多個環(huán)節(jié),從封測的角度講,核心在于如何真正在封裝中優(yōu)化布局以獲得更佳性能。

  長電科技專家表示,異構(gòu)集成的小芯片封裝可以突破傳統(tǒng)SoC制造面臨的諸多挑戰(zhàn)(掩膜規(guī)模極限和功能極限等),從而大幅提高芯片的良率,有利于降低設(shè)計的復(fù)雜度和設(shè)計成本以及降低芯片制造的成本。

  此外,Chiplet繼承了SoC的IP可復(fù)用特點(diǎn)的同時,進(jìn)一步開啟了半導(dǎo)體IP的新型復(fù)用模式,即硅片級別的IP復(fù)用,進(jìn)而縮短芯片上市時間。


  新型高性價比的異構(gòu)集成技術(shù)平臺:

  線寬小至2μm

  Chiplet先進(jìn)封裝需要高密度互連,封裝本身不再只是封裝單個芯片,必須綜合考慮布局、芯片和封裝的互聯(lián)等問題,這使得高密度、異構(gòu)集成技術(shù)成為行業(yè)的熱點(diǎn)。半導(dǎo)體行業(yè)正在支持各種類型的Chiplet封裝,例如2.5D、3D、SiP等技術(shù)。

  去年7月,長電科技推出了XDFOI全系列極高密度扇出型封裝解決方案。該解決方案在線寬或線距最小可達(dá)到2um的同時,可實現(xiàn)多層布線層;另外,采用了極窄節(jié)距凸塊互聯(lián)技術(shù),封裝尺寸大,可集成多顆芯片、高帶寬內(nèi)存和無源器件。


長電科技“小芯片”Chiplet高密度集成技術(shù)


  XDFOI在系統(tǒng)成本、封裝尺寸上都具有一定優(yōu)勢,可以應(yīng)用于工業(yè)、通信、汽車、人工智能、消費(fèi)電子、高性能計算等多個領(lǐng)域。XDFOI Chiplet的技術(shù)平臺包括2D/2.5D/3D Chiplet,能夠為客戶提供從常規(guī)密度到極高密度,從極小尺寸到極大尺寸的一站式服務(wù)。從性能、成本、上市時間等方面來講,小芯片異構(gòu)集成封裝較傳統(tǒng)SoC制造封裝更具優(yōu)勢,是整個半導(dǎo)體業(yè)界通力合作并持續(xù)發(fā)力的方向之一。

  • 長電科技面向5G射頻功放推出的高密度異構(gòu)集成SiP解決方案
  • 長電科技面向5G射頻功放打造的高密度異構(gòu)集成SiP解決方案,具備高密度集成、高良品率等顯著優(yōu)勢。●該方案通過工藝流程優(yōu)化、輔助治具和設(shè)備升級等措施,將模組密度提升至上一代產(chǎn)品的1.5倍?!裨摲桨覆捎玫谋趁娼饘倩夹g(shù)有效提高模組的EMI屏蔽;并使用激光輔助鍵合來克服傳統(tǒng)的回流鍵合問題。
    2023-06-20 480次
  • 長電科技晶圓級封裝與傳統(tǒng)封裝有哪些不同?
  • 相比焊線封裝,晶圓級封裝省去了導(dǎo)線和基板,從而實現(xiàn)了更小的芯片面積和更高的封測效率。每顆芯片也因此獲得更優(yōu)的電熱性能和更低的成本優(yōu)勢。
    2023-01-14 754次
  • 長電科技多芯片堆疊封裝技術(shù)(下)
  • 在上期長電科技多芯片堆疊封裝技術(shù)(上)中,對長電科技了解了多芯片堆疊封裝技術(shù)的優(yōu)勢,以及芯片減薄、切割等多芯片堆疊封裝的關(guān)鍵工藝。本期繼續(xù)向您介紹芯片貼合等關(guān)鍵工藝,以及多芯片堆疊工藝的控制等內(nèi)容。
    2023-01-14 590次
  • 長電科技多芯片堆疊封裝技術(shù)(上)
  • 多芯片堆疊封裝關(guān)鍵工藝?之芯片減薄、切割研磨后切割 主要針對較厚的芯片(厚度需求>60um),屬于較傳統(tǒng)的封裝工藝,成熟穩(wěn)定。晶圓在貼上保護(hù)膜后進(jìn)行減薄作業(yè),再使用刀片切割將芯片分開。適用于大多數(shù)的封裝。
    2023-01-14 914次
  • 長電科技4納米芯片封裝技術(shù)
  • 長電科技公司在先進(jìn)封測技術(shù)領(lǐng)域又取得新的突破,實現(xiàn)4納米(nm)工藝制程手機(jī)芯片的封裝,以及CPU、GPU和射頻芯片的集成封裝。4納米芯片是5納米之后、3納米之前,先進(jìn)的硅節(jié)點(diǎn)技術(shù),也是導(dǎo)入小芯片(Chiplet)封裝的一部分。
    2023-01-14 592次

    萬聯(lián)芯微信公眾號

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺
    關(guān)注公眾號,優(yōu)惠活動早知道!
    10s
    溫馨提示:
    訂單商品問題請移至我的售后服務(wù)提交售后申請,其他需投訴問題可移至我的投訴提交,我們將在第一時間給您答復(fù)
    返回頂部