h1_key

當(dāng)前位置:首頁(yè) >新聞資訊 > 技術(shù)文章>亞德諾>用單端儀表放大器實(shí)現(xiàn)全差分輸出
用單端儀表放大器實(shí)現(xiàn)全差分輸出
2023-05-29 287次

  隨著對(duì)精度要求的不斷提高,全差分信號(hào)鏈組件因出色的性能脫穎而出,這類組件的一個(gè)主要優(yōu)點(diǎn)是可通過(guò)信號(hào)路由拾取噪聲抑制。由于輸出會(huì)拾取這種噪聲,輸出經(jīng)常會(huì)出現(xiàn)誤差并因而在信號(hào)鏈中進(jìn)一步衰減。

  此外,差分信號(hào)可以實(shí)現(xiàn)兩倍于同一電源上的單端信號(hào)的信號(hào)范圍。因此,全差分信號(hào)的信噪比(SNR)更高。經(jīng)典的三運(yùn)放儀表放大器具有許多優(yōu)點(diǎn),包括共模信號(hào)抑制、高輸入阻抗和精確(可調(diào))增益;但是,在需要全差分輸出信號(hào)時(shí),它就無(wú)能為力了。人們已經(jīng)使用一些方法,用標(biāo)準(zhǔn)組件實(shí)現(xiàn)全差分儀表放大器。但是,它們有著各自的缺點(diǎn)。

  

 

1. 經(jīng)典儀表放大器

 

  一種技術(shù)是使用運(yùn)算放大器驅(qū)動(dòng)參考引腳,正輸入為共模,負(fù)輸入為將輸出連接在一起的兩個(gè)匹配電阻的中心。該配置使用儀表放大器輸出作為正輸出,運(yùn)算放大器輸出作為負(fù)輸出。由于兩個(gè)輸出是不同的放大器,因此這些放大器之間動(dòng)態(tài)性能的失配會(huì)極大地影響電路的整體性能。

  此外,兩個(gè)電阻的匹配導(dǎo)致輸出共模隨輸出信號(hào)運(yùn)動(dòng),結(jié)果可能導(dǎo)致失真。在設(shè)計(jì)該電路時(shí),在選擇放大器時(shí)必須考慮穩(wěn)定性,并且可能需要在運(yùn)算放大器上設(shè)置一個(gè)反饋電容,用于限制電路的總帶寬。最后,該電路的增益范圍取決于儀表放大器。因此,不可能實(shí)現(xiàn)小于1的增益。

  

 

2. 使用外部運(yùn)算放大器生成反相輸出

 

  另一種技術(shù)是將兩個(gè)儀表放大器與輸入開(kāi)關(guān)并聯(lián)。與前一電路相比,這種配置具有更好的匹配驅(qū)動(dòng)電路和頻率響應(yīng)。但它不能實(shí)現(xiàn)小于2的增益。該電路還需要精密匹配增益電阻,以實(shí)現(xiàn)純差分信號(hào)。這些電阻的失配會(huì)導(dǎo)致輸出共模電平的變化,其影響與先前的架構(gòu)相同。

  

 

3. 使用第二儀表放大器產(chǎn)生反相輸出

 

這兩種方法對(duì)可實(shí)現(xiàn)的增益以及匹配組件的要求存在限制。

 

  新型交叉連接技術(shù)

  通過(guò)交叉連接兩個(gè)儀表放大器,如圖4所示,這種新電路使用單個(gè)增益電阻提供具有精密增益或衰減的全差分輸出。通過(guò)將兩個(gè)參考引腳連接在一起,用戶可以根據(jù)需要調(diào)整輸出共模。

  

 

4. 交叉連接技術(shù)——生成差分儀表放大器輸出的解決方案

 

  In_A的增益由以下等式推出。由于輸入電壓出現(xiàn)在儀表放大器2的輸入緩沖器的正端子上,而電阻R2和R3另一端的電壓為0 V,因此這些緩沖器的增益遵循適用于同相運(yùn)算放大器配置的等式。同樣,對(duì)于儀表放大器1的輸入緩沖器,增益遵循反相運(yùn)算放大器配置。由于差分放大器中的所有電阻都匹配,因此緩沖器輸出的增益為1。

  

 

5. 儀表放大器內(nèi)部的匹配電阻是交叉連接技術(shù)的關(guān)鍵

 

  

 

  根據(jù)對(duì)稱性原則,如果在In_B施加電壓V2且In_A接地,則結(jié)果如下:

  

 

  將這兩個(gè)結(jié)果相加得到電路的增益。

  

 

 

  增益電阻R3和R2設(shè)置電路的增益,并且只需要一個(gè)電阻來(lái)實(shí)現(xiàn)全差分信號(hào)。正/負(fù)輸出取決于安裝的電阻。不安裝R3將導(dǎo)致增益等式中的第二項(xiàng)變?yōu)榱?。由此可得,增益? × R1/R2。不安裝R2會(huì)導(dǎo)致增益等式中的第一項(xiàng)變?yōu)榱?。由此可得,增益為–2 × R1/R3。需要注意的另一點(diǎn)是增益純粹是一個(gè)比率,因此可以實(shí)現(xiàn)小于1的增益。請(qǐng)記住,由于R2和R3對(duì)增益有相反的影響,所以,使用兩個(gè)增益電阻會(huì)使第一級(jí)增益高于輸出。如果在選擇電阻值時(shí)不小心,結(jié)果會(huì)加大由于第一級(jí)運(yùn)算放大器在輸出端引起的偏差。

  為了演示這個(gè)電路的實(shí)際運(yùn)用情況,我們把兩個(gè) AD8221 儀表放大器連接起來(lái)。數(shù)據(jù)手冊(cè)將R1列為24.7kΩ,因此當(dāng)R2為49.4kΩ時(shí),可實(shí)現(xiàn)等于1的增益。

  CH1是In_A的輸入信號(hào),CH2為VOUT_A,CH3為VOUT_B。輸出A和B匹配且反相,差值在幅度上等于輸入信號(hào)。

  

 

6. 使用交叉連接技術(shù)生成差分儀表放大器輸出信號(hào),在增益 = 1的條件下測(cè)得的結(jié)果

 

  接下來(lái),將49.4kΩ增益電阻從R2移至R3,電路的新增益為–1?,F(xiàn)在Out_A與輸入反相,輸出之間的差值在幅度上等于輸入信號(hào)。

  

 

7. 使用交叉連接技術(shù)生成差分儀表放大器輸出信號(hào),在增益 = –1的生成長(zhǎng)圖條件下測(cè)得的結(jié)果

 

  如前所述,其他技術(shù)的一個(gè)限制是無(wú)法實(shí)現(xiàn)衰減。根據(jù)增益等式,使用R2 = 98.8kΩ,電路會(huì)使輸入信號(hào)衰減兩倍。

  

 

8. 使用交叉連接技術(shù)生成差分儀表放大器輸出信號(hào),在增益 = 1/2的條件下測(cè)得的結(jié)果

 

  最后,為了證明高增益,選擇R2 = 494Ω以實(shí)現(xiàn)G = 100。

  

 

9. 使用交叉連接技術(shù)生成差分儀表放大器輸出信號(hào)儀表放大器,在增益 = 100條件下測(cè)得的結(jié)果

 

  該電路的性能表現(xiàn)符合增益等式的描述。為了獲得最佳性能,使用此電路時(shí)應(yīng)采取一些預(yù)防措施。增益電阻的精度和漂移會(huì)增加儀表放大器的增益誤差,因此要根據(jù)誤差要求選擇合適的容差。

  由于儀表放大器的Rg引腳上的電容可能導(dǎo)致較差的頻率性能,因此如果需要高頻性能,應(yīng)注意這些節(jié)點(diǎn)。此外,兩個(gè)儀表放大器之間的溫度失配會(huì)因失調(diào)漂移導(dǎo)致系統(tǒng)失調(diào),因此在此應(yīng)注意布局和負(fù)載。使用雙通道儀表放大器,如 AD8222 ,有助于克服這些潛在的問(wèn)題。

 

  交叉連接技術(shù)保持儀表放大器的所需特性,同時(shí)提供附加功能。盡管本文討論的所有示例都實(shí)現(xiàn)了差分輸出,但在交叉連接電路中,輸出的共模不會(huì)受電阻對(duì)失配的影響,與其他架構(gòu)不同。因此,始終都能實(shí)現(xiàn)真正的差分輸出。而且,如增益等式所示,差分信號(hào)衰減是可能存在的,這就消除了采用漏斗放大器的必要性,在以前,這是必不可少的。最后,輸出的極性由增益電阻的位置決定(使用R2或R3),這為用戶增加了更多的靈活性。

 

  • MICROCHIP(微芯) PIC18F26K22-I/SS 產(chǎn)品參數(shù)介紹
  • MICROCHIP(微芯)的 PIC18F26K22-I/SS 是一款極具特色和優(yōu)勢(shì)的微控制器,在眾多應(yīng)用中展現(xiàn)出卓越的性能和功能。PIC18F26K22-I/SS 采用了高性能的 18 位 CPU 內(nèi)核,運(yùn)行速度高達(dá) 64 MHz,具備強(qiáng)大的數(shù)據(jù)處理能力,能夠高效地執(zhí)行復(fù)雜的指令和算法。其工作電壓范圍在 2.3V 至 5.5V 之間,為不同電源環(huán)境下的應(yīng)用提供了良好的適應(yīng)性。
    2024-07-31 100次
  • ADI(亞德諾)ADAU1701JSTZ音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1701JSTZ 是一款性能出色的音頻處理器,為高質(zhì)量音頻應(yīng)用提供了強(qiáng)大的支持。ADAU1701JSTZ 采用先進(jìn)的SigmaDSP?內(nèi)核,其工作頻率可達(dá)50 MHz,能夠快速且高效地處理音頻數(shù)據(jù),確保實(shí)時(shí)性和精確性。
    2024-07-15 92次
  • 了解ADSP-21489BSWZ-4B數(shù)字信號(hào)處理器
  • 在數(shù)字信號(hào)處理的舞臺(tái)上,ADI(亞德諾)的 ADSP-21489BSWZ-4B 以其卓越的性能和先進(jìn)的特性脫穎而出,成為眾多應(yīng)用的核心驅(qū)動(dòng)力。ADSP-21489BSWZ-4B 基于SHARC?架構(gòu),工作頻率高達(dá) 400 MHz。這種高頻率賦予了它強(qiáng)大的數(shù)據(jù)處理能力,能夠迅速執(zhí)行復(fù)雜的數(shù)字信號(hào)處理算法和指令,確保在實(shí)時(shí)性要求嚴(yán)苛的應(yīng)用中也能迅速響應(yīng)。
    2024-07-15 103次
  • ADI(亞德諾)ADSP-21489KSWZ-5B技術(shù)詳解
  • ADI(亞德諾)的 ADSP-21489KSWZ-5B 是一款性能卓越、功能強(qiáng)大的處理器,為各種復(fù)雜的信號(hào)處理任務(wù)提供了高效可靠的解決方案。ADSP-21489KSWZ-5B 基于先進(jìn)的SHARC?架構(gòu),工作頻率高達(dá) 500 MHz。這種高頻率使得它能夠以極快的速度處理數(shù)據(jù)和執(zhí)行指令,具備強(qiáng)大的運(yùn)算能力和數(shù)據(jù)處理能力,能夠在短時(shí)間內(nèi)完成大量復(fù)雜的數(shù)字信號(hào)處理任務(wù),滿足對(duì)實(shí)時(shí)性和處理速度要求極高的應(yīng)用場(chǎng)景。
    2024-07-15 98次
  • ADAU1401AWBSTZ-RL音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1401AWBSTZ-RL 是一款性能卓越、功能豐富的音頻處理器,為各種音頻應(yīng)用提供了強(qiáng)大的支持。ADAU1401AWBSTZ-RL 基于 SigmaDSP? 內(nèi)核架構(gòu),具有強(qiáng)大的數(shù)字信號(hào)處理能力。其工作頻率高達(dá) 294.912 MHz,使得它能夠快速而高效地處理音頻數(shù)據(jù),輕松應(yīng)對(duì)復(fù)雜的音頻算法和處理任務(wù)。
    2024-07-15 84次

    萬(wàn)聯(lián)芯微信公眾號(hào)

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺(tái)
    關(guān)注公眾號(hào),優(yōu)惠活動(dòng)早知道!
    10s
    溫馨提示:
    訂單商品問(wèn)題請(qǐng)移至我的售后服務(wù)提交售后申請(qǐng),其他需投訴問(wèn)題可移至我的投訴提交,我們將在第一時(shí)間給您答復(fù)
    返回頂部