h1_key

當(dāng)前位置:首頁(yè) >新聞資訊 > 技術(shù)文章>亞德諾>如何使用數(shù)字D類放大器的音頻性能
如何使用數(shù)字D類放大器的音頻性能
2023-01-14 524次

  D類音頻放大器系列產(chǎn)品,這類放大器簡(jiǎn)化了系統(tǒng)設(shè)計(jì),因此無(wú)需額外的I2C編程、低抖動(dòng)的采樣時(shí)鐘、邏輯電平轉(zhuǎn)換器、特殊的電路板布局設(shè)計(jì)或EMI濾波器。本文將解釋如何在節(jié)省電路板空間、降低成本和減少工作量的同時(shí)實(shí)現(xiàn)高性能的音頻輸出。

  新一代即插即用的數(shù)字D類音頻放大器的性能遠(yuǎn)遠(yuǎn)優(yōu)于傳統(tǒng)的模擬D類放大器。更重要的是,數(shù)字輸入D類放大器還具有低功耗、低復(fù)雜性、低噪聲和低成本的優(yōu)勢(shì)。

  電子產(chǎn)品生產(chǎn)商通常使用不帶濾波器的高效率模擬D類放大器來(lái)滿足手機(jī)、平板電腦、家用監(jiān)控和智能音箱中的便攜揚(yáng)聲器的功率需求。這些D類放大器可直接連接到電池,以盡可能地降低損耗并減少組件數(shù)量。這些放大器還可實(shí)現(xiàn)大于80 dB的電源抑制比,這對(duì)于避免GSM通訊的217 Hz干擾來(lái)說(shuō)非常重要。

  模擬D類放大器一般需要在處理器側(cè)使用DAC和線路驅(qū)動(dòng)放大器(圖1),這會(huì)增加芯片成本和功耗,并導(dǎo)致?lián)P聲器的輸出噪聲。這種D類放大器還要求良好的電路板布局設(shè)計(jì),以避免信號(hào)耦合到模擬電路而導(dǎo)致性能下降。


如何使用數(shù)字D類放大器的音頻性能


圖1.使用模擬D類放大器的常規(guī)系統(tǒng)。處理器側(cè)的DAC和線路驅(qū)動(dòng)放大器會(huì)增加成本、功耗和揚(yáng)聲器輸出噪聲。


  數(shù)字D類音頻放大器則不需要特殊的電路板布局設(shè)計(jì)。這些單通道D類放大器可以放置在電路板上的較遠(yuǎn)位置,以最大限度地減少電池和揚(yáng)聲器負(fù)載之間的走線。這些放大器不需要模擬D類放大器所必需的的DAC和線路驅(qū)動(dòng)放大器,可以降低尺寸和成本,設(shè)計(jì)更為簡(jiǎn)單。


  簡(jiǎn)化系統(tǒng)設(shè)計(jì)

  大多數(shù)數(shù)字放大器接收脈沖編碼調(diào)制(PCM)或I2S數(shù)據(jù)輸入時(shí),需要三根連接線:BCLK、LRCLK和DIN。PCM格式的輸入不需要在處理器側(cè)使用調(diào)制器或?qū)?shù)據(jù)進(jìn)行上采樣(圖2)。較早的PCM輸入的放大器需要干凈的主時(shí)鐘(MCLK)以生成無(wú)抖動(dòng)的采樣時(shí)鐘,而較新的PCM輸入的放大器,如 MAX98357、MAX98360 和 MAX98365 等,則不再需要MCLK輸入,因此引腳數(shù)、功耗和電路復(fù)雜度都大大降低。


如何使用數(shù)字D類放大器的音頻性能


  圖2.PCM輸入的數(shù)字D類放大器的系統(tǒng)只需要使用三根連接線,而且處理器側(cè)不需要調(diào)制器或?qū)?shù)據(jù)進(jìn)行上采樣。


  較早的數(shù)字放大器提供可調(diào)的采樣速率和/或位深度,因此在某些情況下需要對(duì)放大器進(jìn)行復(fù)雜的編程。新一代的數(shù)字放大器則可以自動(dòng)檢測(cè)各種采樣速率和位深度,支持自動(dòng)配置,無(wú)需任何編程。

  在多通道的實(shí)現(xiàn)方案中,數(shù)字D類音頻放大器可以減少電路板上的外圍電容和布線。PCM輸入只需要BCLK、LRCLK和DIN三根連接線就可以輸出立體聲或8通道的TDM數(shù)據(jù)。而相比之下,模擬D類放大器一般需要兩個(gè)差分輸入信號(hào)共四根連接線,還需要額外的交流耦合電容(見(jiàn)圖1和圖2)。

  大多數(shù)數(shù)字放大器同時(shí)需要較低的數(shù)字電源電壓(1.8 V)和較高的揚(yáng)聲器電源電壓(2.5 V至5.5 V)。但是使用MAX98357和MAX98360等單電源供電的D類放大器可以簡(jiǎn)化電路設(shè)計(jì)并減少元件數(shù)量。MAX98365可以采用3.0 V至5.5 V的單電源供電,也可以采用1.8 V至5.5 V和3.0 V至14.0 V的雙電源供電。數(shù)字輸入的邏輯電平獨(dú)立于器件的電源電壓,輸入邏輯電平可以是1.2 V至5.5 V之間的任何值,無(wú)需邏輯電平轉(zhuǎn)換器。


  抖動(dòng)容差和時(shí)鐘發(fā)生

  數(shù)字D類音頻放大器通常面臨時(shí)鐘抖動(dòng)的新挑戰(zhàn)。為了獲得良好的音頻質(zhì)量,大部分?jǐn)?shù)字輸入放大器要求相當(dāng)?shù)偷腂CLK或MCLK的時(shí)鐘抖動(dòng)。數(shù)據(jù)手冊(cè)通常不會(huì)具體給出抖動(dòng)容差的數(shù)值,如果給出,典型值約為200 ps的均方根抖動(dòng)。較高的時(shí)鐘抖動(dòng)通常會(huì)降低放大器的動(dòng)態(tài)范圍或滿量程THD+N性能。

  在許多系統(tǒng)中,處理器的基準(zhǔn)振蕩器頻率不是BCLK的簡(jiǎn)單倍數(shù),因此為放大器提供低抖動(dòng)的時(shí)鐘并不容易。例如,13 MHz是GSM電話的常見(jiàn)晶振頻率、27 MHz則通常用于視頻解決方案,這些基準(zhǔn)頻率都不是44.1 kSPS或48 kSPS的音頻采樣速率的簡(jiǎn)單倍數(shù)。因此,系統(tǒng)通常采用復(fù)雜的小數(shù)N分頻鎖相環(huán)來(lái)生成音頻專用的時(shí)鐘。在某些情況下,該解決方案需要單獨(dú)的音頻基準(zhǔn)振蕩器,這會(huì)增加系統(tǒng)復(fù)雜性和物料成本。

  另一種更好的解決方案是使用能容忍高時(shí)鐘抖動(dòng)而不降低音頻性能的數(shù)字放大器。這種放大器可降低系統(tǒng)的復(fù)雜性。在最簡(jiǎn)單的情況下,可以使用跳周期時(shí)鐘來(lái)產(chǎn)生BCLK,但這會(huì)產(chǎn)生異常高的抖動(dòng)。如果跳過(guò)13 MHz的基準(zhǔn)時(shí)鐘周期產(chǎn)生6.144 MHz的BCLK(48 kSPS × 128 OSR),則峰值抖動(dòng)可達(dá)38.4 ns,均方根抖動(dòng)可達(dá)22.2 ns(圖3),這比大多數(shù)DAC所能承受的抖動(dòng)還要高出兩個(gè)數(shù)量級(jí)。

  然而,新型的D類音頻放大器即使在這樣的時(shí)鐘抖動(dòng)下仍具備大于103 dB的動(dòng)態(tài)范圍性能。跳周期時(shí)鐘可通過(guò)處理器上的邏輯門電路來(lái)生成。新器件不需要鎖相環(huán)解決方案必需的振蕩器或環(huán)路濾波器。參見(jiàn)圖4。


如何使用數(shù)字D類放大器的音頻性能


圖3.來(lái)自于25 MHz時(shí)鐘跳周期生成的12.288 MHz MCLK



如何使用數(shù)字D類放大器的音頻性能


圖4.小數(shù)N分頻鎖相環(huán)與跳周期時(shí)鐘實(shí)現(xiàn)


  抖動(dòng)容差測(cè)試結(jié)果

  測(cè)試結(jié)果表明,使用跳周期時(shí)鐘時(shí),MAX98357、MAX98360和MAX98365的動(dòng)態(tài)范圍不會(huì)降低。此時(shí),器件的動(dòng)態(tài)范圍性能比120 dB的DAC還高出20 dB。


如何使用數(shù)字D類放大器的音頻性能


圖5.動(dòng)態(tài)范圍下降,跳周期時(shí)鐘抖動(dòng)為11.5 ns rms


  結(jié)語(yǔ)

  數(shù)字無(wú)濾波D類音頻放大器支持簡(jiǎn)單的電路實(shí)現(xiàn),無(wú)需額外的I2C編程、MCLK輸入、電平轉(zhuǎn)換器和EMI濾波器,具有高效率、低EMI和高輸出功率的特色。MAX98357和MAX98360采用WLP或QFN封裝,輸出功率可達(dá)3.2 W。MAX98365采用WLP封裝,輸出功率可達(dá)17.6 W。

  • MICROCHIP(微芯) PIC18F26K22-I/SS 產(chǎn)品參數(shù)介紹
  • MICROCHIP(微芯)的 PIC18F26K22-I/SS 是一款極具特色和優(yōu)勢(shì)的微控制器,在眾多應(yīng)用中展現(xiàn)出卓越的性能和功能。PIC18F26K22-I/SS 采用了高性能的 18 位 CPU 內(nèi)核,運(yùn)行速度高達(dá) 64 MHz,具備強(qiáng)大的數(shù)據(jù)處理能力,能夠高效地執(zhí)行復(fù)雜的指令和算法。其工作電壓范圍在 2.3V 至 5.5V 之間,為不同電源環(huán)境下的應(yīng)用提供了良好的適應(yīng)性。
    2024-07-31 301次
  • ADI(亞德諾)ADAU1701JSTZ音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1701JSTZ 是一款性能出色的音頻處理器,為高質(zhì)量音頻應(yīng)用提供了強(qiáng)大的支持。ADAU1701JSTZ 采用先進(jìn)的SigmaDSP?內(nèi)核,其工作頻率可達(dá)50 MHz,能夠快速且高效地處理音頻數(shù)據(jù),確保實(shí)時(shí)性和精確性。
    2024-07-15 314次
  • 了解ADSP-21489BSWZ-4B數(shù)字信號(hào)處理器
  • 在數(shù)字信號(hào)處理的舞臺(tái)上,ADI(亞德諾)的 ADSP-21489BSWZ-4B 以其卓越的性能和先進(jìn)的特性脫穎而出,成為眾多應(yīng)用的核心驅(qū)動(dòng)力。ADSP-21489BSWZ-4B 基于SHARC?架構(gòu),工作頻率高達(dá) 400 MHz。這種高頻率賦予了它強(qiáng)大的數(shù)據(jù)處理能力,能夠迅速執(zhí)行復(fù)雜的數(shù)字信號(hào)處理算法和指令,確保在實(shí)時(shí)性要求嚴(yán)苛的應(yīng)用中也能迅速響應(yīng)。
    2024-07-15 329次
  • ADI(亞德諾)ADSP-21489KSWZ-5B技術(shù)詳解
  • ADI(亞德諾)的 ADSP-21489KSWZ-5B 是一款性能卓越、功能強(qiáng)大的處理器,為各種復(fù)雜的信號(hào)處理任務(wù)提供了高效可靠的解決方案。ADSP-21489KSWZ-5B 基于先進(jìn)的SHARC?架構(gòu),工作頻率高達(dá) 500 MHz。這種高頻率使得它能夠以極快的速度處理數(shù)據(jù)和執(zhí)行指令,具備強(qiáng)大的運(yùn)算能力和數(shù)據(jù)處理能力,能夠在短時(shí)間內(nèi)完成大量復(fù)雜的數(shù)字信號(hào)處理任務(wù),滿足對(duì)實(shí)時(shí)性和處理速度要求極高的應(yīng)用場(chǎng)景。
    2024-07-15 282次
  • ADAU1401AWBSTZ-RL音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1401AWBSTZ-RL 是一款性能卓越、功能豐富的音頻處理器,為各種音頻應(yīng)用提供了強(qiáng)大的支持。ADAU1401AWBSTZ-RL 基于 SigmaDSP? 內(nèi)核架構(gòu),具有強(qiáng)大的數(shù)字信號(hào)處理能力。其工作頻率高達(dá) 294.912 MHz,使得它能夠快速而高效地處理音頻數(shù)據(jù),輕松應(yīng)對(duì)復(fù)雜的音頻算法和處理任務(wù)。
    2024-07-15 234次

    萬(wàn)聯(lián)芯微信公眾號(hào)

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺(tái)
    關(guān)注公眾號(hào),優(yōu)惠活動(dòng)早知道!
    10s
    溫馨提示:
    訂單商品問(wèn)題請(qǐng)移至我的售后服務(wù)提交售后申請(qǐng),其他需投訴問(wèn)題可移至我的投訴提交,我們將在第一時(shí)間給您答復(fù)
    返回頂部